# Ошибки в микросхемах К1986BE92FI (маркировка MDR1211FI), К1986BE92F1I (маркировка MDR1211F1I), К1986BE94GI (маркировка MDR1209GI)

Дата документа: 13/11/25

Настоящий документ содержит описание всех ошибок, выявленных в микросхемах на момент создания данной версии документа.

## Статус документа

Настоящий документ является НЕКОНФИДЕНЦИАЛЬНЫМ.

# Адрес в сети Интернет

http://www.milandr.ru

## Обратная связь по продукту

Если у Вас есть какие-либо комментарии или предложения по данному продукту, свяжитесь с Вашим поставщиком, указав:

- название продукта;
- комментарии, либо краткое описание Ваших предложений;
- предпочтительный способ связи с Вами и контакты (организация, электронная почта, номер телефона).

## Обратная связь по документу

Если у Вас есть какие-либо комментарии или предложения по данному документу, пожалуйста, пришлите их на электронную почту <a href="mailto:support@milandr.ru">support@milandr.ru</a>, указав:

- название документа;
- номер и/или дата документа;
- номер страницы;
- комментарии, либо краткое описание Ваших предложений;
- предпочтительный способ связи с Вами и контакты (организация, электронная почта, номер телефона).

# Дата документа: 13/11/25 **Оглавление**

| Обзор                                                                                    | 4   |
|------------------------------------------------------------------------------------------|-----|
| Категории ошибок                                                                         | 4   |
| Сводная таблица ошибок                                                                   | 5   |
| Ошибки категории 2                                                                       | 7   |
| $0033~{ m B}$ ключение резисторов подтяжки к питанию $U_{CC}$ выводов интерфейса USB при |     |
| отсутствии внутреннего питания DU <sub>CC</sub>                                          |     |
| Ошибки категории 3                                                                       | 8   |
| 0004 Невозможность выключить генератор HSI при нулевом ALRF                              | 8   |
| 0005 Ошибочное чтение регистров счетчиков RTC                                            | 9   |
| 0007 Немаскируемый запрос передачи DMA от контроллера АЦП                                | 10  |
| 0016 Некорректное вычисление дополнительной задержки начала преобразования               | 1 1 |
| контроллера АЦП вариант 2                                                                | 1 1 |
| 0024 Ошибка формирования фазы HOLD внешней системной шины после получения                | 1 1 |
| сигнала готовности                                                                       |     |
| 0025 Чтение регистра MDR_BKP->RTC_PRL после сброса                                       | I 2 |
| 0027 Ошибка формирования деления частоты CPU_C3, USB_C3, ADC_C3, HSI_C1 и                | 1.0 |
| HSE_C1                                                                                   |     |
| 0030 Некорректное подключение сигналов BLK и ETR на выводы порта А                       |     |
| 0034 Переполнение счетчика ошибок RX_ERR_CNT контроллера CAN                             |     |
| 0035 Не отправляется сообщение об ошибке при выполнении команд UART-загрузчика           |     |
| 0036 Пропуск канала АЦП при последовательном преобразовании нескольких каналов           |     |
| после выключения АЦП                                                                     | 15  |
| 0037 Остановка счета IWDG при отсутствии частоты PCLK в процессе перезагрузки            |     |
| значения таймера или обновления значения предделителя                                    |     |
| 0038 Пропуск секундного импульса при использовании калибровки RTC_CLK                    | 17  |
| 0039 Контроллер интерфейса I2C не отслеживает clock stretching при формировании          |     |
| START и DIV=1-2                                                                          | 19  |
| Лист регистрации изменений                                                               | 20  |

# Обзор

Настоящий документ содержит описание ошибок в продукте с указанием категории критичности. Каждое описание содержит:

- уникальный идентификатор ошибки;
- текущий статус ошибки;

Дата документа: 13/11/25

- где существует отклонение от спецификации и условия, при которых возникает ошибка;
- последствия возникновения ошибки в типичных применениях;
- ограничения, рекомендации и способы обхода ошибки, где это возможно.

# Категории ошибок

Ошибки разделены на три категории критичности:

#### Категория 1.

Ошибочное поведение, которое невозможно обойти. Ошибки данной категории серьезно ограничивают использование продукта во всех или в большинстве приложений, что делает устройство непригодным для использования.

## Категория 2.

Ошибочное поведение, которое противоречит требуемому поведению. Ошибки данной категории могут ограничивать или серьезно ухудшать целевое использование указанных функций, но не делают продукт непригодным для использования во всех или в большинстве приложений.

#### Категория 3.

Ошибочное поведение, которое не было изначально определено, но не вызывает проблем в приложениях при соблюдении рекомендаций.

# Сводная таблица ошибок

Дата документа: 13/11/25

В таблице указано, в каких версиях микросхем присутствует ошибка. Наличие ошибки отмечено символом X.

Версия микросхем определяется датой изготовления, указанной на корпусе микросхемы в формате  $\Gamma\Gamma$  н год изготовления,  $\Pi$  неделя изготовления.

| ID     | Описание                                                                                                             | Микросхемы, изготавливаемые с даты |  |  |
|--------|----------------------------------------------------------------------------------------------------------------------|------------------------------------|--|--|
| Verser | Davis 2                                                                                                              | 2323                               |  |  |
| Катего | ррия 2<br>1                                                                                                          |                                    |  |  |
| 0033   | Включение резисторов подтяжки к питанию $U_{CC}$ выводов интерфейса USB при отсутствии внутреннего питания $DU_{CC}$ | X                                  |  |  |
| Катего | рия 3                                                                                                                |                                    |  |  |
| 0004   | Невозможность выключить генератор HSI при нулевом ALRF                                                               | X                                  |  |  |
| 0005   | Ошибочное чтение регистров счетчиков RTC                                                                             | X                                  |  |  |
| 0007   | Немаскируемый запрос передачи DMA от контроллера АЦП                                                                 | X                                  |  |  |
| 0016   | Некорректное вычисление дополнительной задержки начала преобразования контроллера АЦП вариант 2                      | X                                  |  |  |
| 0024   | Ошибка формирования фазы HOLD внешней системной шины после получения сигнала готовности                              | X                                  |  |  |
| 0025   | Чтение регистра MDR_BKP->RTC_PRL после сброса                                                                        | X                                  |  |  |
| 0027   | Ошибка формирования деления частоты                                                                                  | X                                  |  |  |
| 0030   | Некорректное подключение сигналов BLK и ETR на выводы порта A                                                        | X                                  |  |  |
| 0034   | Переполнение счетчика ошибок RX_ERR_CNT контроллера CAN                                                              | X                                  |  |  |
| 0035   | Не отправляется сообщение об ошибке при выполнении команд UART-загрузчика                                            | X                                  |  |  |
| 0036   | Пропуск канала АЦП при последовательном преобразовании нескольких каналов после выключения АЦП                       | X                                  |  |  |

| ID   | Описание                                                                                                                       | Микросхемы, изготавливаемые с даты |  |  |
|------|--------------------------------------------------------------------------------------------------------------------------------|------------------------------------|--|--|
|      |                                                                                                                                | 2323                               |  |  |
| 0037 | Остановка счета IWDG при отсутствии частоты PCLK в процессе перезагрузки значения таймера или обновления значения предделителя |                                    |  |  |
| 0038 | Пропуск секундного импульса при использовании калибровки RTC_CLK                                                               | X                                  |  |  |
| 0039 | Контроллер интерфейса I2C не отслеживает clock stretching при формировании START и DIV=1-2                                     | X                                  |  |  |

# Ошибки категории 2

Дата документа: 13/11/25

# 0033 Включение резисторов подтяжки к питанию $U_{CC}$ выводов интерфейса USB при отсутствии внутреннего питания $DU_{CC}$

#### Статус

Исследование.

#### Описание

При отсутствии внутреннего питания  $DU_{CC}$  для выводов DP и DN интерфейса USB включаются внутренние резисторы подтяжки к питанию  $U_{CC}$  номиналом 1,5 кОм. Наблюдается при подаче питания  $U_{CC}$  до формирования  $DU_{CC}$  и при нахождении в режиме STANDBY.

#### Условия

Всегда при наличии  $U_{CC}$  и отсутствии  $DU_{CC}$ .

## Последствия

При подключенных внешних USB-устройствах состояние будет восприниматься как некорректное (Single Ended 1). Дополнительный ток по питанию  $U_{CC}$  через резисторы подтяжки выводов DN и DP в зависимости от подтяжек на линиях USB от внешних устройств.

#### Рекомендации и способы обхода

Учитывать при разработке аппаратуры и подключении внешних устройств к интерфейсу USB.

# Ошибки категории 3

Дата документа: 13/11/25

# 0004 Невозможность выключить генератор HSI при нулевом ALRF

## Статус

Исследование.

## Описание

Бит разрешения работы HSION в регистре BKP\_REG\_0F батарейного домена может быть сброшен в «0», только при взведенном в «1» флаге ALRF часов реального времени. При сбросе флага ALRF в «0» бит разрешения работы HSION устанавливается в «1», что приводит к включению генератора HSI.

#### **Условия**

Всегда.

## Последствия

Невозможность отключить генератор, повышенное потребление.

## Рекомендации и способы обхода

Для отключения генератора HSI необходимо убедится, что микросхема тактируется другим источником синхросигнала, взвести бит ALRF и после этого сбросить бит HSION.

# 0005 Ошибочное чтение регистров счетчиков RTC

## Статус

Исследование.

#### Описание

Счетчики в часах реального времени RTC батарейного домена могут работать на частотах тактирования отличных от частоты процессорного ядра. Таким образом, чтение регистров RTC\_CNT и RTC\_DIV со стороны процессора может совпасть с моментом переключения счетчиков, в результате процессором может быть зафиксировано сбойное значение данных счетчиков.

#### Условия

Всегда.

#### Последствия

Сбойное определение значения счетчиков.

## Рекомендации и способы обхода

Считывать счетчик дважды, и, если считанные значения отличны, считать третий раз. Таким образом, при первом чтении определяется, что произошло переключение счетчика, и третье чтение гарантированно произойдет в момент времени после переключения. При этом частота обращения к регистрам должна быть гарантированно больше частоты переключения счетчиков.

# 0007 Немаскируемый запрос передачи DMA от контроллера АЦП

# Статус

Исследование.

#### Описание

В качестве запроса передачи по DMA контроллером АЦП используется сигнал окончания преобразования EOCIF. Вне зависимости от настроек контроллера DMA и контроллера АЦП этот запрос приходит на контроллер DMA. Если контроллер DMA настроен на обработку этого запроса, то он обработает этот запрос, если же не настроен, то обработки не будет, но контроллер DMA взведет сигнал dma\_done (прерывание от DMA) и тем самым запросит обработку прерывания от DMA.

#### **Условия**

Всегда.

#### Последствия

При работе контроллера АЦП и DMA возникают запросы прерываний от контроллера DMA указывающие, что был запрос передачи по каналу АЦП, но он не был обработан.

#### Рекомендации и способы обхода

При необходимости использования контроллера АЦП и DMA построить алгоритм обработки АЦП через прерывания DMA, либо через передачи DMA.

Запретить обработку запросов req и sreq от всех каналов (записать «1» во все разряды регистра CHNL\_REQ\_MASK\_SET), разрешить работу всех каналов (записать «1» во все разряды регистра CHNL\_ENABLE\_SET). Далее разрешить обработку запросов только от нужных каналов (записать «1» в разрядах, соответствующих каналам, которые требуется обрабатывать, регистра CHNL REQ MASK CLR.

# 0016 Некорректное вычисление дополнительной задержки начала преобразования контроллера АЦП вариант 2

## Статус

Исследование.

#### Описание

Исследование.

#### **Условия**

Всегда.

#### Последствия

Некорректное вычисление частоты выборки АЦП внешних сигналов. Джиттер момента выборки аналогового сигнала.

#### Рекомендации и способы обхода

# 0024 Ошибка формирования фазы HOLD внешней системной шины после получения сигнала готовности

## Статус

Исследование.

#### Описание

При работе в режиме с ожиданием сигнала готовности (бит USE\_READY == 1) после получения бита готовности, согласно спецификации, контроллер внешней шины переходит в фазу HOLD. При этом фаза HOLD не задается битами WS\_HOLD[2:0], а всегда не менее двух и не более шести тактов Fcpu от фронта сигнала готовности.

#### **Условия**

Всегда.

#### Последствия

Не выявлено.

# Рекомендации и способы обхода

Учитывать при разработке ПО.

Дата документа: 13/11/25

# 0025 Чтение регистра MDR BKP->RTC PRL после сброса

#### Статус

Исследование.

## Описание

После сброса в регистре MDR\_BKP  $\rightarrow$  RTC\_PRL всегда считываются нули, независимо от ранее записанного в него значения. Реально регистр сбрасывается только при исчезновении питания батарейного домена  $BU_{CC}$ .

#### **Условия**

Всегда.

#### Последствия

Не выявлено.

#### Рекомендации и способы обхода

Учитывать при разработке ПО.

# 0027 Ошибка формирования деления частоты CPU\_C3, USB\_C3, ADC\_C3, HSI\_C1 и HSE C1

## Статус

Исследование.

#### Описание

Изменение дополнительного коэффициента деления при формировании частоты CPU\_C3 (поле CPU\_C3\_SEL), частоты USB\_C3 (поле USB\_C3\_SEL), частоты ADC\_C3 (поле ADC\_C3\_SEL), частоты HSI\_C1 (поле HSI\_C1\_SEL) и частоты HSE\_C1 (поле HSE\_C1\_SEL) возможно осуществлять только в большую сторону. Уменьшение коэффициента деления приводит к прекращению формирования тактового сигнала. Сброс настройки возможен только через сигнал сброса всей микросхемы.

#### **Условия**

Уменьшение коэффициента деления.

## Последствия

Делитель не формирует выходной тактовый сигнал.

#### Рекомендации и способы обхода

Учитывать при разработке ПО.

Возможно уменьшение коэффициента деления путём его последовательного изменения с шагом 1 и с временным интервалом не менее T (где T – это длительность 2-х периодов выходной частоты делителя до изменения коэффициента деления).

# 0030 Некорректное подключение сигналов BLK и ETR на выводы порта А

## Статус

Исследование.

#### Описание

Согласно документации выводы PA14 и PA15 при выборе переопределенной функции должны выполнять функцию входов ETR и BLK таймера 1. Реально эти функции выбираются при выборе альтернативной функции для данных выводов (сигналы nUART1DSR и nUARTCTS).

#### **Условия**

Всегда.

#### Последствия

При выборе альтернативной функции для выводов PA14 и PA15 с целью использования сигналов управления модемом блока UART одновременно эти выводы подключатся в качестве сигналов BLK и ETR к таймеру 1. При этом, если эти сигналы назначены на какие-либо другие выводы, то будет осуществлено сложение значений этих выводов по логическому «ИЛИ».

#### Рекомендации и способы обхода

Учитывать при разработке ПО при использовании сигналов управления модемом блока UART1 и сигналов BLK и ETR таймера 1.

Дата документа: 13/11/25

# 0034 Переполнение счетчика ошибок RX\_ERR\_CNT контроллера CAN

#### Статус

Будет исправлено в следующей версии продукта.

#### Описание

В случае, если контроллер CAN постоянно обнаруживает ошибки при приеме данных, то счетчик ошибок приема RX\_ERR\_CNT будет инкрементироваться до верхнего предела (0x1FF), после чего он должен остановиться. Однако, этого не происходит – счетчик после приема очередного кадра с ошибкой переполняется и сбрасывается в 0x000. Из-за этого контроллер CAN, ранее находившийся в пассивном к ошибкам состоянии ERROR PASSIVE (RX\_ERR\_CNT > 127), ошибочно переходит в активное к ошибкам состояние ERROR ACTIVE и при обнаружении ошибок начинает посылать кадры активной ошибки. Данное поведение не соответствует стандарту, потому что для перехода в активное к ошибкам состояние ERROR ACTIVE контроллеру CAN необходимо успешно принять кадр.

#### **Условия**

При постоянном приеме кадров с ошибкой.

#### Последствия

Ошибочный переход контроллера CAN в активное к ошибкам состояние.

#### Рекомендации и способы обхода

Учитывать при разработке аппаратуры.

# 0035 Не отправляется сообщение об ошибке при выполнении команд UART-загрузчика

#### Статус

Будет исправлено в следующей версии продукта.

#### Описание

В режимах UART0+JA и UART0+JB при возникновении ошибки UART-загрузчик должен отправить сообщение об ошибке, состоящее из двух символов: 0х45 ('E') и символа типа ошибки. В результате ошибки в загрузочной программе символ типа ошибки не передается.

#### **Условия**

Аналогично описанию.

#### Последствия

Нельзя установить причину ошибки в режиме UART-загрузчика.

#### Рекомендации и способы обхода

Нет.

# 0036 Пропуск канала АЦП при последовательном преобразовании нескольких каналов после выключения АЦП

#### Статус

Исследование.

#### Описание

В режиме последовательного преобразования нескольких каналов в результате отключения АЦП (бит Gfg\_REG\_ADON) при последующем включении АЦП однократно пропускается канал, на котором остановилось преобразование при отключении. Происходит преобразование следующего канала, участвующего в последовательном преобразовании.

#### Условия

Включение АЦП после отключения АЦП при последовательном преобразовании нескольких каналов.

#### Последствия

Пропуск преобразования канала АЦП, на котором остановилось преобразование при отключении.

#### Рекомендации и способы обхода

После отключения АЦП при использовании последовательного преобразования нескольких каналов:

- 1 Отключить переключение каналов (бит Cfg REG CHCH).
- 2 Включить переключение каналов только для канала, на котором остановилось преобразование при отключении, и участвующих в преобразовании каналов с бо́льшими номерами (регистр ADC1 CHSEL).

После включения АЦП:

1 Включить переключение для всех требуемых каналов.

# 0037 Остановка счета IWDG при отсутствии частоты PCLK в процессе перезагрузки значения таймера или обновления значения предделителя

#### Статус

Исследование.

#### Описание

В процессе работы IWDG остановка частоты PCLK блока IWDG после вызова запроса перезагрузки значения таймера через регистр IWDG\_KEY (записью значения 0хАААА) и перед фактическим обновлением значения таймера или после вызова запроса обновления предделителя (запись в регистр IWDG\_PR) и перед фактическим обновлением значение предделителя блокирует сигнал запроса на обновление значения таймера в активном состоянии. В результате чего до повторного появления частоты PCLK или любого сброса сторожевой таймер IWDG не осуществляет счет и не формирует сброс. Так как в случае запроса перезагрузки IWDG непрерывно перезагружается значением перезагрузки, а в случае запроса обновления предделителя — непрерывно осуществляет обновление предделителя. После появления частоты PCLK и фактического обновления соответствующих значений или после любого сброса IWDG восстанавливает процесс счета.

#### **Условия**

Остановка частоты PCLK блока IWDG:

- 1 После вызова запроса перезагрузки значения таймера через регистр IWDG\_KEY (записью значения 0хAAAA) и перед фактическим обновлением значения таймера в процессе работы IWDG.
- 2 После вызова запроса обновления предделителя таймера через регистр IWDG\_PR и перед фактическим обновлением предделителя в процессе работы IWDG.

#### Последствия

Отсутствие счета таймера IWDG и формирования им сброса до появления частоты PCLK или любого сброса.

#### Рекомендации и способы обхода

Реализовать в разрабатываемой системе один или несколько из предложенных способов:

- 1 Перед вызовом запроса перезагрузки значения таймера и на время сброса флага RVU, а также перед вызовом запроса обновления предделителя и на время сброса флага PVU, переводить тактирование PCLK (соответствует частоте HCLK) на частоту, которая гарантируется в разрабатываемой системе например, LSI (поскольку наличие частоты LSI обязательно для работы IWDG, в случае её отсутствия IWDG не сбросит систему при любых обстоятельствах).
- 2 Использовать внешний сторожевой таймер.

# Дата документа: 13/11/25 0038 Пропуск секундного импульса при использовании калибровки RTC CLK

#### Статус

Исследование.

#### Описание

В блоке RTC для формирования частоты SEC CLK из частоты RTC CLK используется делитель, выполненный на счетчике RTC DIV с основанием счета RTC PRL. Для калибровки (замедления) RTC CLK используется счетчик RTC 20, который на время RTC 20 < RTC CAL останавливает счет RTC DIV.

Во время работы RTC с калибровкой частоты RTC CLK (поле RTC CAL[7:0] != 0 в регистре REG 0F) при определенных значениях RTC CAL и RTC PRL периодически происходит одновременное выполнение событий RTC DIV == RTC PRL и RTC\_20 == 0, которое приводит к ошибочному сбросу счетчика RTC DIV и пропуску импульса SEC CLK.

При пропуске импульса SEC CLK основной счетчик RTC CNT не изменяется и начинает отставать на 1 секунду, при этом флаги SECF, ALRF и OWF в регистре RTC CS продолжают формироваться без пропусков.

#### Условия

Установлена калибровка частоты RTC CLK (поле RTC CAL[7:0] != 0) и заданы определенные значения RTC CAL и RTC PRL, при которых периодически происходит одновременное выполнение событий RTC DIV == RTC PRL и RTC 20 == 0.

#### Последствия

Счетчик RTC DIV ошибочно сбрасывается, импульс SEC CLK не формируется. При пропуске импульса SEC CLK основной счетчик RTC CNT не изменяется и начинает отставать на 1 секунду, при этом флаги SECF, ALRF и OWF в регистре RTC CS продолжают формироваться без пропусков.

#### Рекомендации и способы обхода

Для калибровки частоты RTC CLK использовать только ограниченный набор значений RTC CAL, полученный с помощью скрипта<sup>1</sup> для заданного значения RTC PRL. Перед настройкой блок RTC должен быть выключен и сброшен, при настройке регистр RTC DIV не должен изменяться. После настройки и включения RTC значения RTC CAL[7:0], RTC DIV и RTC PRL не должны перезаписываться. В этом случае ошибка проявляться не будет. Пример инициализации RTC:

- включить источник тактирования RTC и выбрать его в RTC\_SEL[1:0] регистра REG\_0F;
- выключить RTC путем сброса бита RTC EN в регистре REG 0F;
- выдержать паузу не менее 1 периода RTC CLK для ожидания сброса бита RTC EN;
- выполнить сброс RTC путем последовательной установки и сброса бита RTC RESET в регистре REG 0F;
- записать требуемое значение в регистр RTC PRL;
- дождаться окончания записи с помощью бита WEC в регистре RTC CS;
- записать допустимое значение в поле RTC CAL[7:0] регистра REG 0F;

<sup>&</sup>lt;sup>1</sup> https://support.milandr.ru/upload/iblock/285/9bligywbkpifcoptft5dctv327ycqh9s/bkp rtc cal.py

- выполнить другие настройки RTC;
- включить RTC путем установки бита RTC\_EN в регистре REG\_0F.

# 0039 Контроллер интерфейса I2C не отслеживает clock stretching при формировании START и DIV=1-2

## Статус

Исследование.

#### Описание

Контроллер интерфейса I2C при задании предделителя частоты DIV равного 1 или 2 не отслеживает растяжение тактовой частоты SCL (clock stretching) ведомым устройством при формировании сигнала START. В связи с этим отправка сигнала START (установка битов START и RD/WR в регистре CMD) при удерживании ведомым устройством линии SCL в состоянии низкого уровня будет выполнена без ожидания поднятия SCL в состояние высокого уровня, что приведет к некорректному формированию сигнала START на шине I2C (данная ситуация может наблюдаться при передаче повторного сигнала START).

#### **Условия**

Внутренний делитель частоты DIV равен 1 или 2, ведомое устройство удерживает линию SCL в состоянии низкого уровня, контроллер интерфейса I2C отправляет сигнал START (установка битов START и RD/WR в регистре CMD).

#### Последствия

Отправка сигнала START выполняется без ожидания поднятия SCL в состояние высокого уровня, что приводит к некорректному формированию сигнала START на шине I2C.

#### Рекомендации и способы обхода

Если ведомое устройство применяет растяжение тактовой частоты SCL (clock stretching), то перед формированием сигнала START необходимо выдержать время, за которое ведомое устройство гарантированно отпустит линию SCL, либо использовать предделитель частоты DIV равный 3 и более.

# Лист регистрации изменений

Дата документа: 13/11/25

| Дата     | Страница | Статус | ID   | Категория | Описание                  |
|----------|----------|--------|------|-----------|---------------------------|
| 14.11.23 |          |        |      |           | Документ создан           |
| 26.06.24 | 15       |        | 0036 | 3         | Добавлено описание ошибки |
| 14.10.24 | 16       |        | 0037 | 3         | Добавлено описание ошибки |
| 04.09.25 | 17       |        | 0038 | 3         | Добавлено описание ошибки |
| 13.11.25 | 19       |        | 0039 | 3         | Добавлено описание ошибки |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |
|          |          |        |      |           |                           |